设计六进制计数器

说明原理详细点,要求带图。

74LS161是一个同步的可预置的四位二进制计数器,并自带有异步功能。可以采用反馈归零法进行6进制的计数器设计。

计数的对应输出 Q2、Q1、Q0,是000--101共6个数,在计数到110时产生清零信号;利用反馈清零法即可。

由于需求是6位进制,6的二进制表示为0110,即输出QB和QC需要为1,才能进位,因此将输出QB和QC连接到与非门的输出A和B端口中,将与非门的输出Y连接入74LS161的CP端即可。

种类:

1、如果按照计数器中的触发器是否同时翻转分类,可将计数器分为同步计数器和异步计数器两种。

2、如果按照计数过程中数字增减分类,又可将计数器分为加法计数器、减法计数器和可逆计数器,随时钟信号不断增加的为加法计数器,不断减少的为减法计数器,可增可减的叫做可逆计数器。

另外还有很多种分类不一一列举,但是最常用的是第一种分类,因为这种分类可以使人一目了然,知道这个计数器到底是什么触发方式,以便于设计者进行电路的设计。

以上内容参考:百度百科-计数器

温馨提示:答案为网友推荐,仅供参考
第1个回答  2013-07-09
采用异步清零 用74160
第2个回答  2013-07-09
通过两种方法用7490设计六进制计数器.
题意解析:7490作为异步十进制计数器,具有异步清零和异步预置9两种功能.首先选定方法,确定
状态转换图,再结合7490逻辑功能表确定实验电路(分别如图6(a),(6)所示))}}o
本例设t目的:在熟悉典型集成电路使用方法的基础上,会利用同一种器件来构成不同的电路形
式,灵活地实现工程要求.
在学生独立完成上述基本实验之后,引人如下思考题:
利用上述的六进制计数器的循环性,能否产生六位的序列信号 例如怎样产生110101序列信号(实
质是在上述逻辑电路的基础上进行一组合逻辑电路的设计向题)
14}CP
们-12
拥-挂11一切
"一10
+5V}s
CPs CPA
Roa) NC
R0 (2) QA
AC 7490 Qn
VCC G助
助o> Qa
R912) Qc
'4
+5V碑

5 爪
CPa CPA
Ra(i) NC
彻(2) QA
祀7490Q.
VCC GND
R9 (o Q$
R9 (2) Qc

(a)异步清零接线图询异步预置9接线图本回答被网友采纳
相似回答