设计电路时,对集成运算放大器的两个输入端外接电阻有什么要求?

百度里另一个问题的答案 不够准确 请真实知道的人来回答 谢谢 实验报告上的题

没有特别的要求,可以直接用提供的公式计算, 当U1=U2=Uf时, 满足输出Uo=-(U1+U2),当然如果要求说满足一个确定的关系式时,可以通过改变两个电阻与Rf的比值得到你所需要的比例关系。 这个答案可以吗?
温馨提示:答案为网友推荐,仅供参考
第1个回答  2009-12-14
集成运放的差模输入电阻 Rid,就是从集成运放两个输入端看入的等效电阻。它反映集成运放从信号源中吸取电流的大小。定义Rid= Uid/Iid。差模输入电阻Rid越大越好,理想运放的差模输入电阻Rid →∞本回答被提问者采纳
第2个回答  2020-07-04
普通应用:选择K欧级到100K欧级;
高速应用:100欧到1K欧级(小心功耗)
便携式应用:1兆欧到10兆欧级(小心噪声)
在运放中使用的电阻精度最好高一些,至少2%,最好是1%(高精度的电路再往上加)
电容也要用得好一些,从可靠性来说最好不要用瓷片的,起码是涤纶电容,好一点的用云母电容。
第3个回答  2009-12-03
从输入端向外看的等效电阻值要相等。
第4个回答  2012-11-18
P249,第一行。
相似回答