一道关于数电74161计数器的题,求大神,给出具体过程,谢谢

如题所述

此图根据电路结构判断为七进制计数器,采用异步置数方式。但是此电路的状态有两种,两种状态都表现出为七进制。
我的分析是这样:从一开始上电,置数端和输出端都是0,然后两个工作端和清零端接高电平,表示一直工作,不用同步清零法;之后随着时钟信号计数器加1计数,当Q2Q1Q0都为1时,通过与非门译出置数信号,因为是异步置数,所以置数信号一但产生立即置数,而此时置数端是通过Q3Q2与非之后接到D3,此时Q3为0Q2为1,与非之后为1,则D3为1,这时计数器为七进制,状态从0000到0111;随后置数方式将Q3置数为1,Q2Q1Q0为000,但还是当Q2Q1Q0计数到为111时产生置数信号,而此时Q3为1Q2为0,则D3为0,所以此时计数器从1000到1111,还是七进制,但是状态变了。在之后,D3又变为0,接着最开始的状态一直循环。
希望我的回答能帮助到你。
温馨提示:答案为网友推荐,仅供参考
第1个回答  2022-05-07
这个因该是是10进制,主状态是从Q3Q2Q1Q0,0011→0100→0101→
0110→0111→1011→1100→1101→1110→1111→0011
相似回答