数字电路中为何悬空输入端等效于高电平?

如题所述

因为悬空时可以看作是输入端接一个无穷大的电阻,当输入电阻大于IKΩ时,输入电平就变为阈值电压UTH即为高电平,所以相当于逻辑1。数字电路中,把电压的高低用逻辑电平来表示。

逻辑电平包括高电平和低电平这两种。在TTL门电路中,把大于3.5伏的电压规定为逻辑高电平,用数字1表示;把电压小于0.3伏的电压规定为逻辑低电平,用数字0表示。

扩展资料:

TTL电路多余输入端的处理方法:

1、TTL与门和与非门电路

(1)将多余输入端接高电平,即通过限流电阻与电源相连接;

(2)根据TTL门电路的输入特性可知,当外接电阻为大电阻时,其输入电压为高电平,这样可以把多余的输入端悬空,此时输入端相当于外接高电平;

(3)通过大电阻(大于1kΩ)到地,这也相当于输入端外接高电平;

(4)当TTL门电路的工作速度不高,信号源驱动能力较强,多余输入端也可与使用的输入端并联使用。

2、TTL或门、或非门

(1)接低电平;

(2)接地;

(3)由TTL输入端的输入伏安特性可知,当输入端接小于IKΩ的电阻时输入端的电压很小,相当于接低电平,所以可以通过接小于IKΩ(500Ω)的电阻到地。

参考资料来源:百度百科-高电平

温馨提示:答案为网友推荐,仅供参考
相似回答