altium designer中的问题:

[Error] Sheet1.SchDoc Compiler Wire Power Object GND at 720,360 placed on a bus. 18:50:11 2011-7-14 1
Class Document Source Message Time Date No.

[Error] Sheet1.SchDoc Compiler Wire Power Object -12 at 490,520 placed on a bus. 18:50:11 2011-7-14 2
这个是什么意思,如何解决?急……在线等解决加分
上面问题已经解决,求教下面问题:
Class Document Source Message Time Date No.

[Warning] Sheet1.SchDoc Compiler Component U1 LM324N has unused sub-part (3)

第1个回答  2011-07-15
警告:元件U1有未使用的Part3。LM324是通用4运放,就是1个芯片内部有4个相同的运算放大器,AD中这种元件都画成Part的形式。你只使用了其中三个,还有一个未使用,也就是没有放置到原理图中。把Part3放置到原理图中,处理好未使用管脚就OK了。追问

给个邮箱嘛,给定一个原理图,要用AD软件画出原理图!

追答

这个,最好还是自己勤加练习。

第2个回答  2013-07-05
呵呵,看来你真的是一点基础都没有!这一时讲不清楚!Number:引脚号,这个属性较为重要,原理图符号的引脚号要与封装的引脚号对应才可以;,在引脚非电气端将出现一个小圆圈,表示低电平有效。
Clk:当该选项处于选中状态时,在引脚非电气端将出现一个时钟符号“>”;
Electrical:电气特性,共有Input,Io,Output,OpenCollector,Passive,HiZ,OpenEmitter,Power七种类型,解释如下:INPUT 输入型。作为输入引脚使用;
IO 双向型。既可作为输入,又可作为输出引脚;
OUTPUT 输出型。作为输出引脚使用;
OPENCOLLECTOR 集电极开路的引脚;
PASSIVE 无源型。该引脚为无源引脚;
HIZ 高阻型。为高阻状态的引脚;
OPENEMITTER 发射极开路的引脚;
POWER 电源型。该引脚接电源或地;

但是因为你应用不熟,所以所有引脚设置成PASSIVE即可,这不影响你的使用,只是原理图中不要接错就行!

编译是看有没有违反电气规则属性,并不是传统意义上的写程序再编译!
第3个回答  2011-07-14
说得很明白了,只是一个警告 :U1(LM324)有个未使用的子件3。
相似回答