1.D触发器的应用电路如图1所示,设输出Q的初值为0,那么在时钟脉冲cp的作用下,输出Q为(B)
A 1;B cp;
C 脉冲信号,频率为时钟脉冲频率的1/2;D 0
2.由JK触发器组成的应用电路如图2所示,该触发器的初始值为0,经分析可知道是一个(B)
A 同步二进制加法计数器;
B同步四进制加法计数器;
C同步三进制计数器;
D同步三进制减法计数器
求详细解释,谢谢
谢谢,第一题明白了,可是第二题中后面那个属于端J是与前面触发器的\Q端连接的。
追答是的,我写的QL就是第一个触发器这个/Q
追问可是题目中说触发器的初始状态都是0,那相应的\Q状态就是1了,这样推导的话就不能形成一个完整的状态环了。
追答01和10也在状态转移的范围之内
比如说初始时
第一个触发器Q为0,/Q=1,QL=1
第二个触发器Q为0,QR=0
那么一个1一个0对应01或10状态
按这样推到是不是(1,0)->(0,1)->(1,0)->(0,1)........在这两个状态之间循环
追答不会啊,我上面写了,01之后是00
追问哦哦 谢谢 这次弄明白了 谢谢